高速數字PCB板的線長相等是為了將每個信號的延遲差異保持在一定范圍內,以確保系統在同一周期內讀取數據的有效性(當延遲差異超過一個時鐘周期時, 數據),通常要求延遲差不超過1/4個時鐘周期,并且每單位長度的線路延遲差也固定,延遲與線寬/線長/銅線厚度和層結構有關,但是線長會增加分布電容和分布電感,從而提高信號質量,因此時鐘IC引腳通常連接到RC終端, 但蛇形走線不發揮電感作用,相反,電感將使信號的上升元件中出現更高的諧波相移,從而導致信號質量下降,因此需要將蛇形線間距保持在 線寬的至少兩倍,信號上升時間越短,越容易受到分布電容和分布電感的影響。
由于不同的應用具有不同的功能,如果蛇形跡線出現在計算機板上,則它主要用作濾波電感器,以提高電路的抗干擾能力,計算機主板中的蛇形軌跡主要用于某些時鐘信號,例如CIClk和AGPClk,具有兩個功能:1.阻抗匹配2.濾波電感。
對于某些重要信號,例如INTELHUB體系結構中的HUBLink,總共有13個信號以233MHz運行,長度必須嚴格相等,以消除因時間延遲而引起的隱患,繞組是唯一的解決方案,形跡線的行距> = 2倍線寬,CI板上的蛇形線應滿足PCI33MHzClock的線長要求,果是普通的普通PCB板中的分布式參數LC濾波器,它也可以用作無線電天線的電感線圈,而短而蜿蜒的蛇形跡線可以用作保險絲等。
高速數字PCB板的線長相等是為了將每個信號的延遲差異保持在一定范圍內,以確保系統在同一周期內讀取數據的有效性(當延遲差異超過一個時鐘周期時, 數據),通常要求延遲差不超過1/4個時鐘周期,并且每單位長度的線路延遲差也固定,延遲與線寬/線長/銅線厚度和層結構有關,但是線長會增加分布電容和分布電感,從而提高信號質量,因此時鐘IC引腳通常連接到RC終端, 但蛇形走線不發揮電感作用,相反,電感將使信號的上升元件中出現更高的諧波相移,從而導致信號質量下降,因此需要將蛇形線間距保持在 線寬的至少兩倍,信號上升時間越短,越容易受到分布電容和分布電感的影響。
由于不同的應用具有不同的功能,如果蛇形跡線出現在計算機板上,則它主要用作濾波電感器,以提高電路的抗干擾能力,計算機主板中的蛇形軌跡主要用于某些時鐘信號,例如CIClk和AGPClk,具有兩個功能:1.阻抗匹配2.濾波電感。
對于某些重要信號,例如INTELHUB體系結構中的HUBLink,總共有13個信號以233MHz運行,長度必須嚴格相等,以消除因時間延遲而引起的隱患,繞組是唯一的解決方案,形跡線的行距> = 2倍線寬,CI板上的蛇形線應滿足PCI33MHzClock的線長要求,果是普通的普通PCB板中的分布式參數LC濾波器,它也可以用作無線電天線的電感線圈,而短而蜿蜒的蛇形跡線可以用作保險絲等。